I²C-Bus Extender

  • このページには、製造中止(生産終了)となった製品の情報が記載されています。本ページに記載されている仕様および情報は、過去の参考情報です。

製品詳細

ブロック図

図を選択する。:

P82B715 Block Diagram

P82B715 Block Diagram

Block diagram: P82B715PN, P82B715TD

Features

General Features

  • Dual, bidirectional, unity voltage gain buffer with no external directional control required
  • Compatible with I²C-bus and its derivatives SMBus, PMBus, DDC, etc.
  • Logic signal levels may include (but not exceed) both supply and ground
  • Logic signal input voltage levels are output without change and are independent of VCC
  • x10 impedance transformation, but does not change logic voltage levels
  • Supply voltage range 3 V to 12 V
  • Clock speeds to at least 100 kHz and 400 kHz when other system delays permit
  • ESD protection exceeds 2500 V HBM per Mil. Std 883C-3015.7 and 400 V MM per JESD22-A115 (I/Os have diodes to VCC and GND)
  • Latch-up testing is done to JEDEC Standard JESD78 which exceeds 100 mA
  • Increase the total connected capacitance of an I²C-bus system to around 3000 pF
  • Drive IC-bus signals over long cables to approximately 50 meters or 3000 pF
  • Drives x10 lower impedance bus wiring for improved noise immunity
  • Multi-drop distribution of IC-bus signals using low cost twisted-pair cables
  • AdvancedTCA radial IPMB architecture
  • Driving 30 mA Fm+ devices from standard 3 mA parts

ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 12 ドキュメント

全て表示

デザイン・ファイル

クイック・リファレンス 設計・ファイルの種類.

1 設計・ファイル

サポート

お困りのことは何ですか??