PCAL6524 Fm+ I²C 24ビットGPIOデモ・ボード

  • このページには、製造中止(生産終了)となった製品の情報が記載されています。本ページに記載されている仕様および情報は、過去の参考情報です。

製品詳細

ブロック図

Fm+ I2C 24ビットGPIOデモ・ボード

PCAL6524 Block diagram

特長

コネクティビティ

  • 1 MHzファストモード・プラスI2Cバス
  • 5.5 VトレラントI/Oポートおよび3.6 VトレラントI2Cバス・ピン

パワー・マネジメント

  • 0.8 V~3.6 Vの動作電源電圧範囲(I2Cバス側)
  • 0.8 V~3.6 VのSCL/SDAと1.8 V、2.5 V、3.3 V、5.5 VのポートP間で双方向の電圧レベル変換およびGPIOの拡張が可能
  • 低いスタンバイ消費電流:3.3 VDD(p)で2.0 μA(標準)
  • 内蔵パワーオン・リセット
  • JESD 22を超えるESD保護
    • 2000 V、人体モデル (A114-A)
    • 1000 V、デバイス帯電モデル (C101)

拡張ポート

  • I2Cバスからパラレル・ポートへのエキスパンダ

主な特長

  • JESD 78クラスIIに準拠した100 mAを超えるラッチアップ性能
  • LEDを直接駆動するための最大25 mAのドライブ能力を備えたラッチ出力
  • SCLおよびSDA入力におけるシュミット・トリガ・アクションによる緩やかな入力遷移と優れたスイッチング・ノイズ耐性
    • Vhys = 0.05 V(標準、0.8 V時)
    • Vhys = 0.18 V(標準、1.8 V時)
    • Vhys = 0.33 V(標準、3.3 V時)
  • 提供されるパッケージ:TSSOP32、HUQFN32、VFBGA36
  • SCL/SDA入力のノイズ・フィルタ
  • アクティブLOWのリセット入力 (RESET)
  • オープン・ドレインのアクティブLOW割込み出力 (INT)

ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

サポート

お困りのことは何ですか??