32-bit MCU for Body Electronics Applications

ブロック図

MPC5510 Block Diagram

MPC5510 Block Diagram

Features

  • Power Architecture e200z1 core with variable length encoding (VLE)
  • Optional VLE-only 32/16-bit e200z0 secondary core
  • 16-channel eDMA (enhanced direct memory access)
  • Memory management unit (MMU) with 4-entry translation look-aside buffer (TLB)
  • Multiple low-power modes
  • JTAG and Nexus class 2+ debug support
  • Up to 1.5 MB of flash with error correction coding (ECC)
  • The flash module features read while write (RWW) and small partitions for optimal bootloader and EEPROM emulation support
  • Up to 80 KB of SRAM with ECC
  • Memory protection unit (MPU) with up to 16 regions and 32B granularity
  • This product is included in NXP®.s product longevity program, with assured supply for a minimum of 15 years after launch

購入/パラメータ










































































































ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 52 ドキュメント

全て表示

デザイン・ファイル

クイック・リファレンス 設計・ファイルの種類.

2 設計・ファイル

ハードウェア

クイック・リファレンス ボードタイプ.

1-5 の 7 ハードウェア提供

全て表示

ソフトウェア

クイック・リファレンス ソフトウェア・タイプ.

4 ソフトウェア・ファイル

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。

トレーニング

5 トレーニング

サポート