Dual Bidirectional Bus Buffer

製品詳細

ブロック図

PCA9601 Block Diagram

PCA9601 Block Diagram

Features

System Features

  • Bidirectional data transfer of I²C-bus signals
  • 15 mA SX/SY sink capability yields 5 V Fm+ bus rise time with 470 pF loads
  • Isolates capacitance allowing > 400 pF on SX/SY side and 4000 pF on TX/TY side
  • 1 MHz operation on up to 20 meters of wire (see AN10658)
  • Supply voltage range of 2.5 V to 15 V with I²C-bus logic levels on SX/SY side independent of supply voltage
  • Splits I²C-bus signal into pairs of forward/reverse TX/RX, TY/RY signals for interface with opto-electrical isolators and similar devices that need unidirectional input and output signal paths
  • Low power supply current
  • ESD protection exceeds 3500 V HBM per JESD22-A114, and 1400 V CDM per JESD22-C101
  • Latch-up testing is done to JEDEC Standard JESD78 which exceeds 100 mA
  • Packages offered: SO8 and TSSOP8 (MSOP8)

購入/パラメータ










































































































ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 9 ドキュメント

全て表示

デザイン・ファイル

クイック・リファレンス 設計・ファイルの種類.

4 設計・ファイル

ソフトウェア

クイック・リファレンス ソフトウェア・タイプ.

2 ソフトウェア提供

サポート

お困りのことは何ですか??