Microcontrollers for Optimized Radar

  • Instead, use the S32R294 MCUs, designed to extend the existing S32R product family that already includes the MPC5775K, S32R274 and the S32R372 devices. If you are still interested in S32R37 MCUs, please contact NXP support.

動画の上をクリックすると再生されます。

ブロック図

S32R37 Radar MCU

S32R37 Block Diagram

Features

General

  • Dual issue computation cores: Power Architecture® e200z7 32-bit CPU
  • 1.2 MB on-chip code flash memory (FMC flash memory) with ECC
  • 1 MB on-chip SRAM with ECC

RADAR processing

  • Signal Processing Toolbox (SPT) for RADAR signal processing acceleration
  • Cross Triggering Engine (CTE) for precise timing generation and triggering
  • MIPICSI2 interface to connect external RADAR RX ADCs

Memory protection

  • Each core memory protection unit provides 24 entries
  • Data and instruction bus system memory protection unit (SMPU) with 16 region descriptors each
  • Register protection

Functional safety

  • Enables ASIL B applications
  • Fault Collection and Control Unit (FCCU) for fault collection and fault handling
  • Memory Error Management Unit (MEMU) for memory error management
  • Safe eDMA controller
  • Self-Test Control Unit (STCU2)
  • Error Injection Module (EIM)
  • On-chip voltage monitoring
  • Clock Monitor Unit (CMU)

Security

  • Cryptographic Security Engine (CSE2)
  • Supports censorship and life-cycle management

購入/パラメータ










































































































ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 11 ドキュメント

全て表示

デザイン・ファイル

クイック・リファレンス 設計・ファイルの種類.

1 設計・ファイル

ハードウェア

クイック・リファレンス ボードタイプ.

1-5 の 7 ハードウェア提供

全て表示

ソフトウェア

クイック・リファレンス ソフトウェア・タイプ.

1-5 の 6 ソフトウェア・ファイル

全て表示

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。

トレーニング

2 トレーニング

サポート

お困りのことは何ですか??