Power Management Integrated Circuit (PMIC) for Low Power Application Processors

画像にカーソルを合わせると拡大表示されます。

ブロック図

PF1510

PF1510 Block Diagram

Features

General Features

  • Input voltage VIN from 5 V bus, USB or AC adapter (4.1 V to 6.0 V)
  • Linear front-end input LDO (1500 mA input limit)
  • Up to 6.5 V input operating range
  • Ambient temperature range −40 °C to 105 °C
  • VIN can withstand transient and DC inputs from 0 V up to +22 V
  • 3 Buck converters
  • 3 LDO regulators
  • LDO/switch supply
  • RTC supply VSNVS 3.0 V, 2.0 mA
  • Coin cell charger
  • DDR memory reference voltage, VREFDDR, 0.5 to 0.9 V, 10 mA
  • OTP (One time programmable) memory for device configuration
  • User programmable start-up sequence, timing, soft-start and power-down sequence
  • Programmable regulator output voltages
  • I²C interface and input control
  • User programmable standby, sleep/low-power, and Off (REGS_DISABLE) modes
  • Output current 1 A
  • i.MX6UL, i.MX6UL/6ULL w/ DDR3, i.MX6UL/6ULL w/ DDR3L, i.MX6ULL, i.MX6UL w LPDDR2, i.MX7ULP and i.MX7ULP w/ LPDDR3 MCU supported

Product Longevity Program

  • This product is included in the NXP Product Longevity Program ensuring a stable supply of products for your embedded designs. The PF1510 is included in the 10-year program

購入/パラメータ










































































































ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

4 ドキュメント

デザイン・ファイル

ハードウェア

クイック・リファレンス ボードタイプ.

1 ハードウェア提供

ソフトウェア

クイック・リファレンス ソフトウェア・タイプ.

2 ソフトウェア・ファイル

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。