Multi-Output DC-DC Regulator for Low Power LS1 Communication Processors

画像にカーソルを合わせると拡大表示されます。

ブロック図

VR5100

VR5100 Multi-output DC-DC regulator Block Diagram

Features

Key Features

  • Three adjustable high efficiency buck regulators: 3.8 A, 1.25 A, 1.5 A
    • Selectable modes: PWM, PFM, APS
  • 5.0 V, 600 mA boost regulator with PFM or Auto mode
  • Six adjustable general purpose linear regulators
  • Input voltage range: 2.8 V to 4.5 V
  • OTP (One Time Programmable) memory for device configuration
    • Programmable start-up sequence and timing
    • Selectable output voltage, frequency, soft start
  • I²C interface and input control
  • Always ON RTC supply and Coin cell charger
  • DDR reference voltage
  • -40 °C to +125 °C operating junction temperature
  • LS1024A and LX2160 MCU supported
  • Output current 2.75 A

購入/パラメータ










































































































ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 6 ドキュメント

全て表示

デザイン・ファイル

ハードウェア

クイック・リファレンス ボードタイプ.

4 ハードウェア提供

トレーニング

1 トレーニング